Tugas Pendahuluan 2 Modul 2
(Percobaan 2 Kondisi 3)
Tugas Pendahuluan 2 Modul 2
(Percobaan 2 Kondisi 3)
1. Kondisi [kembali]
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=1, B1=0, B2=CLK
2. Gambar Rangkaian Simulasi [kembali]
3. Video Simulasi [kembali]
Rangkaian ini menggunakan satu buah JK Flip-Flop dari IC 74LS112 yang berfungsi untuk menyimpan dan mengubah logika output berdasarkan sinyal clock serta kombinasi input J dan K. JK Flip-Flop memiliki dua input utama, yaitu J dan K, satu sinyal clock, dan dua output, yaitu Q dan Q̅.
Saklar B0 berfungsi untuk memberikan logika pada input J, sedangkan saklar B1 memberikan logika pada input K. Sinyal clock diberikan melalui B2 yang berupa gelombang pulsa. Setiap kali sinyal clock mengalami perubahan dari rendah ke tinggi, flip-flop akan membaca nilai J dan K untuk menentukan kondisi output berikutnya.
Jika kedua saklar B0 dan B1 berada pada posisi logika 0, maka output Q tidak akan berubah meskipun clock aktif. Kondisi ini disebut keadaan penyimpanan (hold). Jika B0 diatur ke logika 1 dan B1 ke logika 0, maka setiap kali clock aktif, output Q akan menjadi 1, atau disebut kondisi set. Sebaliknya, jika B0 = 0 dan B1 = 1, maka setiap pulsa clock akan membuat Q menjadi 0, atau disebut kondisi reset.
Ketika kedua saklar B0 dan B1 diatur ke logika 1, maka output Q akan berubah ke kondisi kebalikannya setiap kali clock aktif. Misalnya, jika sebelumnya Q bernilai 1, maka pada pulsa clock berikutnya Q akan menjadi 0, dan sebaliknya. Kondisi ini disebut toggle karena output terus berganti setiap kali clock menerima pulsa.
Dengan demikian, prinsip kerja rangkaian ini adalah menunjukkan bagaimana JK Flip-Flop bekerja berdasarkan kombinasi input J, K, dan sinyal clock. Rangkaian ini dapat digunakan untuk memahami konsep dasar penyimpanan data digital, pembalik logika, serta dasar dari rangkaian pencacah biner.
5. Link Download [kembali]
Tidak ada komentar:
Posting Komentar