Tugas Pendahuluan 1 Modul 2

(Percobaan 1 Kondisi 3)



 Tugas Pendahuluan 1 Modul 2

(Percobaan 1 Kondisi 3)

1. Kondisi [kembali]

  Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=0, B2=1, B3=clock, B4=1, B5=tidak dihubungkan, B6=clock


 2. Gambar Rangkaian Simulasi [kembali]




 3. Video Simulasi [kembali]



 4. Prinsip Kerja Rangkaian [kembali]

Rangkaian pada gambar menggunakan dua jenis flip-flop, yaitu D flip-flop (IC 7474) dan JK flip-flop (IC 74LS112). Keduanya dihubungkan dengan beberapa saklar (B0 hingga B4) serta satu sumber clock yang sama. Tujuan rangkaian ini adalah untuk menunjukkan bagaimana dua jenis flip-flop bekerja dan saling berinteraksi dalam sistem sekuensial digital.

Pada bagian kiri terdapat D flip-flop. Komponen ini memiliki input D, output Q, dan sinyal clock. Cara kerjanya sederhana. Ketika sinyal clock mengalami perubahan dari rendah ke tinggi (rising edge), maka nilai logika yang ada pada input D akan disimpan ke output Q. Selama tidak ada perubahan pada sinyal clock, output Q akan tetap mempertahankan nilai sebelumnya. Saklar B0 digunakan untuk menentukan nilai logika pada input D. Dengan demikian, bagian ini berfungsi sebagai penyimpan data logika satu bit.

Bagian kanan menggunakan JK flip-flop. Komponen ini memiliki dua input, yaitu J dan K, serta satu sinyal clock yang sama dengan D flip-flop. JK flip-flop dapat melakukan empat operasi tergantung pada kombinasi J dan K. Jika J dan K sama-sama 0, output tidak berubah. Jika J = 0 dan K = 1, maka output akan menjadi 0. Jika J = 1 dan K = 0, maka output akan menjadi 1. Jika J dan K sama-sama 1, maka output akan berbalik (toggle) setiap kali ada sinyal clock masuk. Dalam rangkaian ini, nilai J dan K diatur melalui saklar B1, B2, dan B4, serta sebagian sinyal dari D flip-flop.

Hubungan antara kedua flip-flop membuat rangkaian ini mampu bekerja sebagai penyimpan data sekaligus pembalik logika. D flip-flop memberikan sinyal kontrol ke JK flip-flop melalui outputnya. Ketika clock aktif, JK flip-flop akan bereaksi sesuai kondisi input dari D flip-flop dan posisi saklar. Dengan konfigurasi tertentu, kombinasi ini dapat digunakan sebagai register dua bit, pembagi frekuensi, atau rangkaian pencacah sederhana.

Saklar B3 berfungsi sebagai sumber clock yang mengatur kapan kedua flip-flop akan bekerja. Saklar lainnya digunakan untuk menentukan nilai logika yang akan disimpan atau diubah. Dengan mengubah posisi saklar, Anda bisa melihat bagaimana output kedua flip-flop berubah mengikuti sinyal clock dan kombinasi logika yang diberikan.


 5. Link Download [kembali]

    Rangkaian Proteus (disini)
    Data Sheet Gerbang OR (disini)
    Data Sheet Gerbang XOR (disini)
    Data Sheet Gerbang NOT (disini)
    Data Sheet Gerbang NAND (disini)
    Data Sheet Gerbang XNOR (disini)
    Data Sheet Resistor (disini)
    Link Video (disini)














Tidak ada komentar:

Posting Komentar

   BAHAN PRESENTASI UNTUK MATA KULIAH ELEKTRONIKA 2024 Oleh  : MUHAMMAD RHAKA AULIA (2310953009) Dosen Pengampu  : Dr. Darwison, MT Referens...